搜索结果: 1-8 共查到“计算机科学技术 SRAM”相关记录8条 . 查询时间(0.109 秒)
近日,电子信息工程学院陈军宁教授课题组在静态随机存取存储器(SRAM)研究方面取得重要进展,论文《A Pipeline Replica Bitline Technique for Suppressing Timing Variation of SRAM Sense Amplifiers in a 28-nm CMOS Process》在期刊《IEEE JOURNAL OF SOLID-STATE ...
为有效提高嵌入式静态随机访问存储器(Static Random Access Memory, SRAM)的可靠性,进而确保整个航天电子系统的可靠运行,通过对嵌入式SRAM故障分布特点的分析,给出了一种改进的存储器架构。采用列块修复与行单元修复相配合的方法,并在此基础上提出了二维冗余模块存在故障的内建冗余分析( Built\|In Redundancy Analysis, BIRA)策略。该策略高效...
瑞萨科技公司(以下简称“瑞萨”)在2009年7月7日宣布推出面向新一代通信网络内高端路由器和交换机使用的高速SRAM*1产品系列。这些SRAM产品不仅符合QDR联盟*2行业标准要求,还实现了72Mb四倍数据速率II+(QDRTM II+)和双数据速率II+(DDRII+)的业内最高工作速度,并且包含72Mb QDRII和DDRII SRAM器件。整个器件系列(具有多种速度和配置)将于2009年8月...
瑞萨推出高速SRAM产品,针对路由器和交换机使用
高速SRAM 路由器 交换机
2009/8/4
瑞萨科技公司(Renesas)在近日宣布推出面向新一代通信网络内高端路由器和交换机使用的高速SRAM产品系列。这些SRAM产品不仅符合QDR联盟行业标准要求,还实现了72Mb四倍数据速率II+(QDRTM II+)和双数据速率II+(DDR II+)的业内最高工作速度,并且包含72Mb QDRII和DDRII SRAM器件。整个器件系列(具有多种速度和配置)将于2009年8月在日本开始陆续进行销售...
A Low Power SRAM Base on Novel Word-Line Decoding
SRAM write Operation read Operation capacitances dynamic energy consumption
2010/2/2
This paper proposes a low power SRAM based on
five transistor SRAM cell. Proposed SRAM uses novel word-line
decoding such that, during read/write operation, only selected cell
connected to bit-line...
Delay and Energy Consumption Analysis of Conventional SRAM
Read energy consumption write energy consumption read delay
2010/2/2
The energy consumption and delay in read/write
operation of conventional SRAM is investigated analytically as well
as by simulation. Explicit analytical expressions for the energy
consumption and d...