搜索结果: 1-15 共查到“计算机科学技术 VLSI”相关记录32条 . 查询时间(0.078 秒)
2019年7月15日-17日,IEEE计算机学会VLSI年度研讨会(ISVLSI, http://www.eng.ucy.ac.cy/theocharides/isvlsi19/index.html) 在美国佛罗里达州举行,南京大学电子科学与工程学院王中风教授团队有两篇论文从161篇文章中脱颖而出,入选“最佳论文提名”(会议共6篇提名),其中论文Fast-ABC: A Fast Architect...
浙江大学信息与电子工程学院赵毅教授课题组锗(Ge)基三态内容寻址存储器(TCAM)的研究成果被2018 Symposia on VLSI Technology and Circuits接收(图)
浙江大学信息与电子工程学院 赵毅 教授 课题组 锗 基三态内容寻址存储器 半导体技术 集成电路
2018/4/17
近日,信电学院赵毅教授课题组关于三态内容寻址存储器(Ternary Content Addressable Memory,TCAM)的论文被2018 Symposia on VLSI Technology and Circuits(简称VLSI Symposia)接收。该项工作利用半导体集成电路工艺,设计并研制出了新型的基于记忆二极管的三态内容寻址存储器。VLSI Symposia是半导体技术集成...
Marilyn Wolf, Georgia Institute of Technology, US (Contact Marilyn Wolf)
Saibal Mukhopadhyay, Georgia Institute of Technology, US (Contact Saibal Mukhopadhyay)
Jörg Henkel, Karlsruhe Institute ...
基于多水平方法,设计并实现了一种VLSI剖分系统(Multilevel-based VLSI Partitioner,MVP)。介绍了MVP系统的结构框图、处理流程及模块功能。MVP系统的多水平剖分程序引入图核到粗化阶段,谱图论到初始剖分阶段,群智能到投影优化阶段,得到了无向赋权图更优的剖分。MVP系统特点体现在VLSI线网到无向赋权图的转换,避免了剖分算法直接在VLSI线网上进行剖分,提高了VL...
VLSI平面布图规划中模拟退火算法的加速策略
布图规划 模拟退火 加速
2009/12/10
布局是现代VLSI物理设计中十分关键的步骤,而模拟退火等智能算法在针对宏模块布局的平面布图规划问题中得到广泛应用。针对应用于VLSI平面布图规划的模拟退火算法进行了研究和分析,并针对布图本身特性在退火算法中采用了一种导向性的邻域构造策略来加速算法的收敛,有效地提高了平面布图规划中模拟退火算法的搜索效率。
低I/O带宽高性能运动估计VLSI结构的设计
视频编码 运动估计 超大规模集成电路(VLSI)
2009/10/22
在视频编码的运动估计运算中,全搜索结构最为主流,然而相应传统的全搜索1-D、2-D脉动结构或树形结构在计算的过程中,往往会出现I/O带宽大或计算效率低等问题。针对这些问题,提出一种新的数据流和相应的两维脉动阵列结构,利用相邻当前块搜索域的数据重合,在保证高性能的同时最大程度地减小I/O带宽。结果表明,提出的结构可以在256周期内完成一个宏块41个运动矢量计算,并且只有3个数据输入。
素域上椭圆曲线密码IP的高效VLSI实现
素域 超大规模集成电路 Montgomery模乘
2009/7/30
基于素域上的椭圆曲线密码算法,提出一种新型ECC IP的VLSI设计,采用层次化方法,新的点运算策略和改进的Montgomery模乘器,实现了ECC点标量乘、倍点和点加减运算并支持RSA功能。应用NIST推荐的256 bit和521 bit椭圆曲线,每秒分别能运行 120次和18次的点乘运算。设计通过了ASIC综合和FPGA验证。
低功耗并行的二维离散小波变换的VLSI结构
离散小波变换 VLSI 提升算法 低功耗
2009/7/23
提出了一种基于提升算法的低功耗并行的二维离散小波变换的VLSI结构。提出结构的同时进行行和列方向的处理,不需要额外的缓存来存储用于列变换的中间变换系数。通过分时复用关键的运算功能模块,该结构同时可以对两行数据进行处理,硬件的利用率达到100%。边界对称扩展通过嵌入式电路实现,大大降低了需要的片上存储器的数量以及对片外存储器的访问,有效地降低了系统的功耗。
CAVLC是H.264/AVC标准新引入的一项重要特性。通过对已有游程编码结构的分析和改进,提出了一种可满足H.264/AVC实时编码应用的高效CAVLC编码结构。该结构采用优化的数据处理顺序,提高了系统的吞吐率。同时利用算术结构设计代替查找表所需的ROM,降低了设计的硬件成本。在133 MHz频率约束下采用0.18 um工艺的综合结果表明,所需的逻辑门数为13 114,以较少的逻辑资源实现了HD...
适合硬件实现的运动估计方法及其VLSI实现
新金字塔算法 硬件复用 实时处理
2009/5/31
根据视频编码器硬件实现的需求,给出了一种新的近似金字塔运动估计算法,通过对搜索窗中的匹配位置进行金字塔抽样,减少了每一层的搜索运算量.在此基础上,在最后一层的整像素搜索中,直接进行小块的匹配计算,去除了MPEG-4和H264中宏块运动估计之后对88×8或4×4小块估计的冗余计算.在硬件实现中改进了数据流的输入方式,利用类全搜索估计中数据流的规则性提高了运算的并行度.位置抽样后的搜索中每一层的实现...
32位高性能DMA控制器的VLSI实现
DMA控制器 AMBA总线 SoC
2009/5/14
高性能的DMA控制器是诸如高端微处理器和媒体处理器等SoC片上通信架构的重要组成部分。该文提出了面向AMBA总线的高性能32位DMA控制器的VLSI实现,引入了双时钟域、同步复位门控时钟和握手信号路由阵列的设计。在SMIC 0.18μm的工艺下,可以达到180MHz的工作频率。应用于32位RISC处理器ALP3310中,与使用软件传输相比,AHB总线和APB总线的数据传输速度分别提高80.0%和2...
VLSI高层综合设计中的调度和互连
VLSI 调度 DVS
2009/5/7
VLSI高层次设计技术是近年来系统设计自动化研究的主要方向,高层次综合设计是高层次设计技术的关键,其主要任务是调度和互连。该文介绍了若干基本的调度和互连算法,提出将DVS技术应用于高层次综合设计中,实现在满足任务行为的约束条件下,动态改变时钟的速度和电源电压达到降低功耗的目的,制定了可行的研究实施方案。
基于DSP的嵌入式汉语文语转换系统及其VLSI设计方案
嵌入式文语转换 DSP VLSI
2009/5/4
简要讨论了嵌入式文语转换(ETTS)系统的概念.介绍了一个基于DSP实时实现的嵌入式汉语文语转换(ECTTS)系统.基于DSP实现的结果,分析了ECTTS系统的VLSI实现方案,提出了基于动态内存管理的ECTTS系统前端处理VLSI实现方案,基于解码语音帧的ECTTS系统后端合成VLSI实现框架并对ECTTS系统的VLSI实现中的存储器及总线结构进行了讨论.
基于GA-SA混合算法的VLSI门阵列布局设计
VLSI布局 遗传算法 模拟退火法
2009/4/24
布局是VLSI布图设计中的关键环节,通常采用随机优化算法。该文采用遗传算法(GA)与模拟退火法(SA)相结合的搜索算法实现VLSI门阵列模式布局,利用遗传算法进行全局搜索,模拟退火法进行局部搜索。进化过程中采用精英保留策略,并对进化结果进行有选择的模拟退火操作,这样既加强了局部搜索能力又防止陷入局部最优。在复合布局目标函数中引入对最长线网的惩罚,其收敛速度比以总线长度为单一目标函数的要快。在交叉操...